03-14
2.8-3.5万
苏州-苏州工业园区
工作地址
苏州纳米城西北区1幢601室
职位信息
岗位职责:
ASIC IC 芯片后端设计工程师,从Netlist2GDSII 布局布线,电源网络设计,时序收敛,功耗分析,物理验证等
任职要求:
1. 本科/硕士学位,微电子,计算机相关专业, 3年以上的芯片后端实践经验;
2. 具有复杂数字后端设计的Netlist2GDS工作经验;
3. 具备完整的芯片Tape out经验,后端布局规划(模块级,系统模块或全芯片级);
4. 熟悉STA静态时序分析及低功耗设计与分析;
5. 物理验证能力LVS/DRC/ERC/LVL/RTO/ANT/LUP;
6. 具备熟练的脚本技能(比如TCL,Perl,Python,及后端设计flow);
7. 熟练Cadence P&R后端工具Innovus 40/28/22/12 / 7nm工艺节点,从Netlist到GDSII 的整个后端流程的经验(Floorplaning, Power Planning, Placement & Optimization, CTS, Routing,ECO,RC/Spef,STA);
8. 熟悉关于OCV,LVF,MM/MC 优化和多功率设计的工作知识;
9. 了解CPU,DDR,GPU,Clock Structure,及基本数字逻辑;
10. 熟悉半导体工艺和制程及了解常用IP(MIPI/UFS/USB/LVDS/…) ;
11. 良好的沟通能力,英语读写顺畅。
备注:此岗位是代中科奕芯微电子(苏州)科技有限公司招聘
ASIC IC 芯片后端设计工程师,从Netlist2GDSII 布局布线,电源网络设计,时序收敛,功耗分析,物理验证等
任职要求:
1. 本科/硕士学位,微电子,计算机相关专业, 3年以上的芯片后端实践经验;
2. 具有复杂数字后端设计的Netlist2GDS工作经验;
3. 具备完整的芯片Tape out经验,后端布局规划(模块级,系统模块或全芯片级);
4. 熟悉STA静态时序分析及低功耗设计与分析;
5. 物理验证能力LVS/DRC/ERC/LVL/RTO/ANT/LUP;
6. 具备熟练的脚本技能(比如TCL,Perl,Python,及后端设计flow);
7. 熟练Cadence P&R后端工具Innovus 40/28/22/12 / 7nm工艺节点,从Netlist到GDSII 的整个后端流程的经验(Floorplaning, Power Planning, Placement & Optimization, CTS, Routing,ECO,RC/Spef,STA);
8. 熟悉关于OCV,LVF,MM/MC 优化和多功率设计的工作知识;
9. 了解CPU,DDR,GPU,Clock Structure,及基本数字逻辑;
10. 熟悉半导体工艺和制程及了解常用IP(MIPI/UFS/USB/LVDS/…) ;
11. 良好的沟通能力,英语读写顺畅。
备注:此岗位是代中科奕芯微电子(苏州)科技有限公司招聘
公司介绍
中国科学院微电子所苏州产业技术研究院 :
中科院微电子所苏州产业技术研究院(以下简称“苏研院”)是由苏州工业园区管委会和中国科学院微电子所共同举办的事业单位。苏研院主要负责前瞻性技术研究、人才培养、企业技术合作、技术交流和基础设施建设等工作。将开展微电子技术应用领域的研究和公共技术服务,核心技术产业化和平台级产品开发,积聚高端人才,重点建设面向5G通讯、下一代陆地光通讯、卫星光通信、海洋光通信、智能制造、物联网、人工智能等应用领域的高端核心芯片、电路、模块和微系统,同时开展科技成果转化与孵化,推动区域产业转型与升级。打造我国高端芯片研发领域重要的创新研发和产业化集群高地,对苏州市和苏州工业园区集成电路产业形成显著的推动作用。
中科院微电子所苏州产业技术研究院(以下简称“苏研院”)是由苏州工业园区管委会和中国科学院微电子所共同举办的事业单位。苏研院主要负责前瞻性技术研究、人才培养、企业技术合作、技术交流和基础设施建设等工作。将开展微电子技术应用领域的研究和公共技术服务,核心技术产业化和平台级产品开发,积聚高端人才,重点建设面向5G通讯、下一代陆地光通讯、卫星光通信、海洋光通信、智能制造、物联网、人工智能等应用领域的高端核心芯片、电路、模块和微系统,同时开展科技成果转化与孵化,推动区域产业转型与升级。打造我国高端芯片研发领域重要的创新研发和产业化集群高地,对苏州市和苏州工业园区集成电路产业形成显著的推动作用。
展开